"); //-->
针对主飞行显示仪对图形处理和显示的苛刻要求,采用基于仪器总线和扩展总线的高速阵列信号处理板的设计模式,提出了一种基于硬件加速的PFD图形显示设计方法.该方法实现了图形分层双缓存交替切换、图形填充、图形合成和多通道DMA像素引擎,提高了PFD图形生成和显示的实时性和可靠性.实践证明,该设计显著解决了PFD图形显示系统中的速度瓶颈. 主飞行仪表图形加速显示系统的FPGA设计.pdf
*博客内容为网友个人发布,仅代表博主个人观点,如有侵权请联系工作人员删除。
eleaction01 阅读:4751
eleaction01 阅读:8392
eleaction01 阅读:10113
1679908110 阅读:11678